# Tema 4. **Ejercicios Arquitectura de los Computadores**

Suponed el siguiente fragmento de código:

```
Loop: LD R1, 0(R2) ; load R1 de la dirección 0+R2
DADDI R1, R1, #1 ; R1=R1+1
SD 0(R2), R1 ; store R1 en dirección 0+R2
DADDI R2, R2, #4
DSUB R4, R3, R2 ; R4=R3-R2
BNEZ R4, Loop ; salta a loop si R4<>0
```

Asumid que el valor inicial de R3 es R2+396

a) Lista todas las dependencias de datos del código anterior. Apunta el registro, instrucción fuente e instrucción destino, Por ejemplo si hay una dependencia para el registro R1 desde la instrucción LD a la instrucción DADDI apuntamos: R1 LD DADDI

a) Lista todas las dependencias de datos del código anterior. Apunta el registro, instrucción fuente e instrucción destino, Por ejemplo si hay una dependencia para el registro R1 desde la instrucción LD a la instrucción DADDI apuntamos: R1 LD DADDI

```
R1
      I D
            DADDI → RAW
R1
      DADDI SD → RAW
R2
     LD
            DADDI → WAR
R2
      SD
            DADDI → WAR
R2
      DADDI DSUB → RAW
R4
      DSUB
           BNEZ → RAW
```

Suponed el siguiente fragmento de código:

```
Loop: LD R1, 0(R2) ; load R1 de la dirección 0+R2
DADDI R1, R1, #1 ; R1=R1+1
SD 0(R2), R1 ; store R1 en dirección 0+R2
DADDI R2, R2, #4 ; R2=R2+4
DSUB R4, R3, R2 ; R4=R3-R2
BNEZ R4, Loop ; salta a loop si R4<>0
```

Asumid que el valor inicial de R3 es R2+396

b) Muestra la temporización de la secuencia de instrucciones en un diagrama para un pipeline de 5 etapas como el estudiado que no tenga implementado el adelantamiento. Suponed que la dirección y la condición del salto no se conocen hasta el final de la fase EX permitiendo que se salte en la fase MEM. Si todas las referencias a memoria tardan 1 ciclo de reloj, ¿Cuántos ciclos tardará el bucle en ejecutarse?

b) Muestra la temporización de la secuencia de instrucciones para un pipeline de 5 etapas como el estudiado que no tenga implementado el adelentamiento. Suponed que la dirección y la condición del salto no se conocen hasta el final de la fase EX permitiendo que se salte en la fase MEM. Si todas las referencias a memoria tardan 1 ciclo de reloj, ¿Cuántos ciclos tardará el blucle en ejecutarse?

|      |            | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10           | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 |
|------|------------|---|---|---|---|---|---|---|---|---|--------------|----|----|----|----|----|----|----|----|
| LD   | R1, 0(R2)  | F | D | X | M | W |   |   |   |   |              |    |    |    |    |    |    |    |    |
| DADD | R1, R1, #1 |   | F | s | S | D | X | M | W |   |              |    |    |    |    |    |    |    |    |
| SD   | 0(R2), R1  |   |   |   |   | F | S | S | D | X | $\mathbf{M}$ | W  |    |    |    |    |    |    |    |
| DADD | R2, R2, #4 |   |   |   |   |   |   |   | F | D | X            | M  | W  |    |    |    |    |    |    |
| DSUB | R4, R3, R2 |   |   |   |   |   |   |   |   | F | S            | s  | D  | X  | M  | W  |    |    |    |
| BNEZ | R4, Loop   |   |   |   |   |   |   |   |   |   |              |    | F  | S  | S  | D  | X  | M  | W  |
|      |            |   |   |   |   |   |   |   |   |   |              |    |    |    |    |    |    |    |    |
| LD   | R1, O(R2)  |   |   |   |   |   |   |   |   |   |              |    |    |    |    |    |    | F  | D  |

Suponed el siguiente fragmento de código:

```
Loop: LD R1, 0(R2) ; load R1 de la dirección 0+R2
DADDI R1, R1, #1 ; R1=R1+1
SD 0(R2), R1 ; store R1 en dirección 0+R2
DADDI R2, R2, #4
DSUB R4, R3, R2 ; R4=R3-R2
BNEZ R4, Loop ; salta a loop si R4<>0
```

Asumid que el valor inicial de R3 es R2+396

c) Dibuja de nuevo el diagrama de temporización suponiendo que hay forwarding. Suponed que para los saltos se utiliza predecir el salto como no efectivo. La dirección y la condición de salto se conocen en la fase ID permitiendo el salto en la fase EX. Si todas las referencias a memoria tardan 1 ciclo de reloj, ¿Cuántos ciclos tardará el bucle en ejecutarse?

c) Dibuja de nuevo el diagrama de temporización suponiendo que hay forwarding. Suponed que para los saltos se utiliza predecir el salto como no efectivo. La dirección y la condición de salto se conocen en la fase ID permitiendo el salto en la fase EX. Si todas las referencias a memoria tardan 1 ciclo de reloj, ¿Cuántos ciclos tardará el bucle en ejecutarse?

|                         | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 |
|-------------------------|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|
| LD R1, 0(R2)            | F | D | X | M | W |   |   |   |   |    |    |    |    |    |    |    |    |    |
| DADDI R1, R1, #1        |   | F | D | S | X | M | W |   |   |    |    |    |    |    |    |    |    |    |
| SD R1, 0(R2)            |   |   | F | S | D | X | M | W |   |    |    |    |    |    |    |    |    |    |
| DADDI R2, R2, #4        |   |   |   |   | F | D | X | M | W |    |    |    |    |    |    |    |    |    |
| DSUB R4, R3, R2         |   |   |   |   |   | F | D | X | M | W  |    |    |    |    |    |    |    |    |
| BNEZ R4, Loop           |   |   |   |   |   |   | F | S | D | X  | M  | W  |    |    |    |    |    |    |
| (incorrect instruction) |   |   |   |   |   |   |   |   | F | S  | S  | S  | S  |    |    |    |    |    |
| LD R1, 0(R2)            |   |   |   |   |   |   |   |   |   | F  | D  | X  | M  | W  |    |    |    |    |

Suponed el siguiente fragmento de código:

```
Loop: LD R1, 0(R2) ; load R1 de la dirección 0+R2
DADDI R1, R1, #1 ; R1=R1+1
SD 0(R2), R1 ; store R1 en dirección 0+R2
DADDI R2, R2, #4
DSUB R4, R3, R2 ; R4=R3-R2
BNEZ R4, Loop ; salta a loop si R4<>0
```

Asumid que el valor inicial de R3 es R2+396

d) Dibuja de nuevo el diagrama de temporización suponiendo que hay forwarding. Suponed que para los saltos se utiliza predecir el salto como efectivo. La dirección y la condición de salto se conocen en la fase ID permitiendo el salto en la fase EX. Si todas las referencias a memoria tardan 1 ciclo de reloj, ¿Cuántos ciclos tardará el bucle en ejecutarse?

d) Dibuja de nuevo el diagrama de temporización suponiendo que hay forwarding. Suponed que para los saltos se utiliza predecir el salto como efectivo. La dirección y la condición de salto se conocen en la fase ID permitiendo el salto en la fase EX. Si todas las referencias a memoria tardan 1 ciclo de reloj, ¿Cuántos ciclos tardará el bucle en ejecutarse?

```
5 6 7 8 9 10
                                           11
                                              12 13
                                                      14 15
                                                             16 17 18
    R1, O(R2)
LD
             F D X
                      Μ
DADDI R1, R1, #1
                  D
                F
                      S
                            M - W
    R1, O(R2)
SD
                   F
                      S
                        D X M W
DADDI R2, R2, #4
                         F
                           D X
                                 M W
DSUB
    R4, R3, R2
                               D
                                  X
                                     M W
BNEZ R4, Loop
                               F
                                       X
                                  S
                                     D
                                            Μ
                                               W
    R1, O(R2)
                                        D
                                            X
                                               M W
LD
```

Suponed el siguiente fragmento de código:

```
Loop: LD R1, 0(R2) ; load R1 de la dirección 0+R2
DADDI R1, R1, #1 ; R1=R1+1
SD 0(R2), R1 ; store R1 en dirección 0+R2
DADDI R2, R2, #4
DSUB R4, R3, R2 ; R4=R3-R2
BNEZ R4, Loop ; salta a loop si R4<>0
```

Asumid que el valor inicial de R3 es R2+396

e) Suponer ahora que se tiene un pipeline de 10 etapas en el que cada etapa del cauce de 5 etapas se divide en 2. Hay que tener en cuenta que los datos que se adelantan, son adelantados desde el final del par de etapas al comienzo del par de etapas donde se necesitan. Por ejemplo, los datos se adelantarían desde la salida de la segunda etapa EX a la entrada de la primera etapa EX, lo que causaría un retardo de un ciclo. Muestra de nuevo el diagrama de temporización para la secuencia de instrucciones suponiendo que implementa el forwarding y que se utiliza predecir el salto como efectivo. Si todas las referencias a memoria tardan 1 ciclo de reloj, ¿Cuántos ciclos tardará el bucle en ejecutarse?

e) Suponer ahora que se tiene un pipeline de 10 etapas en el que cada etapa del cauce de 5 etapas se divide en 2. Hay que tener en cuenta que los datos que se adelantan, son adelantados desde el final del par de etapas al comienzo del par de etapas donde se necesitan. Por ejemplo, los datos se adelantarían desde la salida de la segunda etapa EX a la entrada de la primera etapa EX, lo que causaría un retardo de un ciclo. Muestra de nuevo el diagrama de temporización para la secuencia de instrucciones suponiendo que implementa el forwarding y que se utiliza predecir el salto como efectivo. Si todas las referencias a memoria tardan 1 ciclo de reloj, ¿Cuántos ciclos tardará el bucle en ejecutarse?

|       |     |      |    | 1  | 2  | 3  | 4  | 5  | 6            | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
|-------|-----|------|----|----|----|----|----|----|--------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| LD    | R1, | 0(R2 | )  | F1 | F2 | D1 | D2 | X1 | X2           | M1 | M2 | W1 | W2 |    |    |    |    |    |    |    |    |    |    |
| DADD1 | R1, | R1,  | #1 |    | F1 | F2 | D1 | D2 | s            | s  | s  | X1 | X2 | M1 | M2 | W1 | W2 |    |    |    |    |    |    |
| SD    | R1, | 0(R2 | )  |    |    | F1 | F2 | D1 | s            | S  | s  | D2 | X1 | X2 | M1 | M2 | W1 | W2 |    |    |    |    |    |
| DADD1 | R2, | R2,  | #4 |    |    |    | F1 | F2 | s            | s  | s  | D1 | D2 | X1 | X2 | M1 | M2 | W1 | W2 |    |    |    |    |
| DSUB  | R4, | R3,  | R2 |    |    |    |    | F1 | $\mathbf{s}$ | S  | s  | F2 | D1 | D2 | S  | X1 | X2 | M1 | M2 | W1 | W2 |    |    |
| BNEZ  | R4, | Loop |    |    |    |    |    |    |              |    |    | F1 | F2 | D1 | S  | D2 | X1 | X2 | M1 | M2 | W1 | W2 |    |
|       |     |      |    |    |    |    |    |    |              |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| LD    | R1, | 0(R2 | )  |    |    |    |    |    |              |    |    |    | F1 | F2 | s  | D1 | D2 | X1 | X2 | M1 | M2 | W1 | W2 |

Suponed el siguiente fragmento de código:

```
Loop: LD R1, 0(R2) ; load R1 de la dirección 0+R2
DADDI R1, R1, #1 ; R1=R1+1
SD 0(R2), R1 ; store R1 en dirección 0+R2
DADDI R2, R2, #4
DSUB R4, R3, R2 ; R4=R3-R2
BNEZ R4, Loop ; salta a loop si R4<>0
```

Asumid que el valor inicial de R3 es R2+396

f) Suponed que en el cauce de 5 etapas, la etapa más larga necesita 0.8ns y que el retardo de los registros de segmentación es de 0.1ns. ¿Cuál es la duración del ciclo de reloj para el pipeline de 5 etapas?. Si el cauce de 10 etapas divide cada etapa en la mitad, ¿Cuál es la duración del ciclo de reloj para el pipeline de 10 etapas?.

Suponed el siguiente fragmento de código:

```
Loop: LD R1, 0(R2) ; load R1 de la dirección 0+R2
DADDI R1, R1, #1 ; R1=R1+1
SD 0(R2), R1 ; store R1 en dirección 0+R2
DADDI R2, R2, #4
DSUB R4, R3, R2 ; R4=R3-R2
BNEZ R4, Loop ; salta a loop si R4<>0
```

Asumid que el valor inicial de R3 es R2+396

g) Determinad el CPI para el bucle en el cauce de 5 etapas de apdo. d) y en el de 10 etapas del apdo. e). Utilizad el valor del ciclo de reloj calculado en el apartado (f) para obtener el tiempo medio de ejecución por instrucción para cada máquina.